中国韩国日本在线观看免费,A级尤物一区,日韩精品一二三区无码,欧美日韩少妇色

當(dāng)前位置:主頁 > 科技論文 > 電子信息論文 >

基于EDT的掃描測試壓縮電路優(yōu)化方法

發(fā)布時間:2024-09-17 15:00
   為了在集成電路可測試性設(shè)計(DFT)中實現(xiàn)更有效的測試向量壓縮,減少測試數(shù)據(jù)容量和測試時間,采用嵌入式確定性測試(EDT)的掃描測試壓縮方案分別對S13207、S15850、S38417和S38584基準電路進行了優(yōu)化分析,通過研究測試向量和移位周期等影響測試壓縮的因素,提出了固定測試端口和固定壓縮率的掃描測試壓縮電路優(yōu)化方法。結(jié)果表明,在測試端口數(shù)量都為2,壓縮率分別為12、14、16和24時具有較好的壓縮效果,與傳統(tǒng)自動測試向量生成(ATPG)相比,固定故障的測試數(shù)據(jù)容量減小了3.9~6.4倍,測試時間減少了3.8~6.2倍,跳變延時故障的測試數(shù)據(jù)容量減少了4.1~5.4倍,測試時間減少了3.8~5.2倍。所提方法通過改變測試端口數(shù)和壓縮率的方式討論了多種影響測試壓縮的因素,給出掃描測試壓縮電路的優(yōu)化設(shè)計方案,提高了壓縮效率,并對一個較大規(guī)模電路進行了仿真驗證,可適用于集成電路的掃描測試壓縮設(shè)計。

【文章頁數(shù)】:9 頁

【部分圖文】:

圖1EDT壓縮結(jié)構(gòu)[11]

圖1EDT壓縮結(jié)構(gòu)[11]

圖2為在外部掃描測試通道為2時傳統(tǒng)自動測試向量生成(ATPG)和EDT壓縮邏輯的對比[12]。傳統(tǒng)ATPG使用了2條較長掃描鏈來完成掃描測試,EDT邏輯將相同數(shù)量的掃描單元配置成多個由解壓縮器和壓縮器驅(qū)動的較短掃描鏈,ATE設(shè)備只需2個測試輸入和輸出通道,且掃描鏈長度短很多,因此....


圖2EDT壓縮邏輯與傳統(tǒng)ATPG對比

圖2EDT壓縮邏輯與傳統(tǒng)ATPG對比

圖1EDT壓縮結(jié)構(gòu)[11]圖3EDT壓縮設(shè)計流程


圖3EDT壓縮設(shè)計流程

圖3EDT壓縮設(shè)計流程

圖2EDT壓縮邏輯與傳統(tǒng)ATPG對比基于EDT的掃描壓縮設(shè)計流程如圖3所示。主要分為以下幾步:首先對未加入掃描測試的寄存器傳輸級(RTL)電路進行綜合和掃描鏈插入,生成帶有掃描測試電路的網(wǎng)表;然后針對掃描測試電路生成EDT壓縮邏輯,并產(chǎn)生EDT綜合腳本和測試描述文件TPF和Do....


圖4EDT壓縮優(yōu)化方法

圖4EDT壓縮優(yōu)化方法

掃描測試電路的壓縮設(shè)計需要確定以下幾個參數(shù):需要的測試端口個數(shù)、最大的掃描鏈長度、選擇壓縮率的大小等,同時還需要考慮一些限制條件,如測試時間、ATE測試機臺內(nèi)存容量和可獲得的掃描測試端口數(shù)量等。在最初的設(shè)計周期中可供做出這些決策的數(shù)據(jù)是非常有限的,因此本文提出了固定測試端口和固定....



本文編號:4005623

資料下載
論文發(fā)表

本文鏈接:http://www.lk138.cn/kejilunwen/dianzigongchenglunwen/4005623.html


Copyright(c)文論論文網(wǎng)All Rights Reserved | 網(wǎng)站地圖 |

版權(quán)申明:資料由用戶881c9***提供,本站僅收錄摘要或目錄,作者需要刪除請E-mail郵箱bigeng88@qq.com