Link-22數(shù)據(jù)鏈信號源的設計及FPGA實現(xiàn)
發(fā)布時間:2024-06-03 00:38
Link-22數(shù)據(jù)鏈被稱為“北約改進Link-11數(shù)據(jù)鏈”,它是一種通過中繼系統(tǒng)進行超視距通信的抗干擾保密數(shù)據(jù)鏈,可在水下、水面、陸地、空中各平臺間交換目標跟蹤信息、實時傳遞控制指揮命令。信號源在通信、航空航天以及電子測量等領域有著重要的應用,可以作為標準的發(fā)射源信號,也可以用作來進行對比的校準信號或者測量信號。軟件無線電和集成電路技術的發(fā)展以及FPGA的廣泛應用,使信號源的數(shù)字化實現(xiàn)成為一種趨勢。信號源設計在精度,復雜度和易修改方面有了很大的提升。Link-22數(shù)據(jù)鏈采用了RS編碼、交織、QPSK調制、8PSK調制、MQAM調制、跳頻等技術。本文結合中電XX所的項目,對Link-22數(shù)據(jù)鏈進行理論分析,并根據(jù)項目需求完成了Link-22數(shù)據(jù)鏈信號源系統(tǒng)的方案設計、軟硬件實現(xiàn)以及項目指標的測試等。本文分析了Link-22數(shù)據(jù)鏈的協(xié)議和標準,包括數(shù)據(jù)鏈的消息類型、封裝結構、F和FJ系列消息;設計并實現(xiàn)了Link-22數(shù)據(jù)鏈中加密技術、編碼技術和塊交織,加密技術采用32位偽隨機加密,編碼技術采用Link-22數(shù)據(jù)鏈標準規(guī)定的RS(96,76)編碼,塊交織采用8行12列;完成了Link-22...
【文章頁數(shù)】:84 頁
【學位級別】:碩士
【文章目錄】:
中文摘要
英文摘要
1 緒論
1.1 項目背景與意義
1.2 國內外現(xiàn)狀綜述
1.3 論文內容與結構
2 Link-22數(shù)據(jù)鏈
2.1 TDMA結構
2.2 Link-22數(shù)據(jù)鏈工作模式
2.2.1 定頻模式
2.2.2 跳頻模式
2.3 Link-22報文
2.3.1 F系列字結構
2.3.2 報文功能
2.4 本章小結
3 Link-22數(shù)據(jù)鏈信號源的設計
3.1 Link-22數(shù)據(jù)鏈信號源的組成
3.2 加密技術
3.2.1 m序列原理
3.2.2 加密模塊FPGA設計
3.3 RS編碼
3.3.1 RS編碼原理
3.3.2 RS(96,76)編碼的FPGA實現(xiàn)
3.4 交織
3.4.1 塊交織原理
3.4.2 塊交織FPGA實現(xiàn)
3.5 時隙封裝
3.5.1 時隙封裝實現(xiàn)原理
3.5.2 時隙封裝FPGA實現(xiàn)
3.6 調制方式
3.6.1 成型濾波器
3.6.2 調制原理
3.6.3 調制實現(xiàn)
3.7 跳頻技術
3.7.1 跳頻原理
3.7.2 跳頻設計
3.8 控制單元
3.9 本章小結
4 硬件實現(xiàn)與測試
4.1 項目總體指標
4.2 硬件設計
4.2.1 硬件原理圖與PCB
4.2.2 核心芯片介紹
4.3 項目指標測試
4.3.1 調制方式測試
4.3.2 射頻步進測試
4.3.3 跳頻測試
4.3.4 傳輸波形測試
4.4 測試分析
4.5 本章小結
5 總結與展望
致謝
參考文獻
附錄
A.作者在攻讀學位期間發(fā)表的論文及專利目錄
B.作者在攻讀學位期間參加的科研項目目錄
C.作者在攻讀學位期間獲獎情況
本文編號:3987908
【文章頁數(shù)】:84 頁
【學位級別】:碩士
【文章目錄】:
中文摘要
英文摘要
1 緒論
1.1 項目背景與意義
1.2 國內外現(xiàn)狀綜述
1.3 論文內容與結構
2 Link-22數(shù)據(jù)鏈
2.1 TDMA結構
2.2 Link-22數(shù)據(jù)鏈工作模式
2.2.1 定頻模式
2.2.2 跳頻模式
2.3 Link-22報文
2.3.1 F系列字結構
2.3.2 報文功能
2.4 本章小結
3 Link-22數(shù)據(jù)鏈信號源的設計
3.1 Link-22數(shù)據(jù)鏈信號源的組成
3.2 加密技術
3.2.1 m序列原理
3.2.2 加密模塊FPGA設計
3.3 RS編碼
3.3.1 RS編碼原理
3.3.2 RS(96,76)編碼的FPGA實現(xiàn)
3.4 交織
3.4.1 塊交織原理
3.4.2 塊交織FPGA實現(xiàn)
3.5 時隙封裝
3.5.1 時隙封裝實現(xiàn)原理
3.5.2 時隙封裝FPGA實現(xiàn)
3.6 調制方式
3.6.1 成型濾波器
3.6.2 調制原理
3.6.3 調制實現(xiàn)
3.7 跳頻技術
3.7.1 跳頻原理
3.7.2 跳頻設計
3.8 控制單元
3.9 本章小結
4 硬件實現(xiàn)與測試
4.1 項目總體指標
4.2 硬件設計
4.2.1 硬件原理圖與PCB
4.2.2 核心芯片介紹
4.3 項目指標測試
4.3.1 調制方式測試
4.3.2 射頻步進測試
4.3.3 跳頻測試
4.3.4 傳輸波形測試
4.4 測試分析
4.5 本章小結
5 總結與展望
致謝
參考文獻
附錄
A.作者在攻讀學位期間發(fā)表的論文及專利目錄
B.作者在攻讀學位期間參加的科研項目目錄
C.作者在攻讀學位期間獲獎情況
本文編號:3987908
本文鏈接:http://www.lk138.cn/kejilunwen/dianzigongchenglunwen/3987908.html