Link-22數(shù)據(jù)鏈信號(hào)源的設(shè)計(jì)及FPGA實(shí)現(xiàn)
發(fā)布時(shí)間:2024-06-03 00:38
Link-22數(shù)據(jù)鏈被稱為“北約改進(jìn)Link-11數(shù)據(jù)鏈”,它是一種通過(guò)中繼系統(tǒng)進(jìn)行超視距通信的抗干擾保密數(shù)據(jù)鏈,可在水下、水面、陸地、空中各平臺(tái)間交換目標(biāo)跟蹤信息、實(shí)時(shí)傳遞控制指揮命令。信號(hào)源在通信、航空航天以及電子測(cè)量等領(lǐng)域有著重要的應(yīng)用,可以作為標(biāo)準(zhǔn)的發(fā)射源信號(hào),也可以用作來(lái)進(jìn)行對(duì)比的校準(zhǔn)信號(hào)或者測(cè)量信號(hào)。軟件無(wú)線電和集成電路技術(shù)的發(fā)展以及FPGA的廣泛應(yīng)用,使信號(hào)源的數(shù)字化實(shí)現(xiàn)成為一種趨勢(shì)。信號(hào)源設(shè)計(jì)在精度,復(fù)雜度和易修改方面有了很大的提升。Link-22數(shù)據(jù)鏈采用了RS編碼、交織、QPSK調(diào)制、8PSK調(diào)制、MQAM調(diào)制、跳頻等技術(shù)。本文結(jié)合中電XX所的項(xiàng)目,對(duì)Link-22數(shù)據(jù)鏈進(jìn)行理論分析,并根據(jù)項(xiàng)目需求完成了Link-22數(shù)據(jù)鏈信號(hào)源系統(tǒng)的方案設(shè)計(jì)、軟硬件實(shí)現(xiàn)以及項(xiàng)目指標(biāo)的測(cè)試等。本文分析了Link-22數(shù)據(jù)鏈的協(xié)議和標(biāo)準(zhǔn),包括數(shù)據(jù)鏈的消息類型、封裝結(jié)構(gòu)、F和FJ系列消息;設(shè)計(jì)并實(shí)現(xiàn)了Link-22數(shù)據(jù)鏈中加密技術(shù)、編碼技術(shù)和塊交織,加密技術(shù)采用32位偽隨機(jī)加密,編碼技術(shù)采用Link-22數(shù)據(jù)鏈標(biāo)準(zhǔn)規(guī)定的RS(96,76)編碼,塊交織采用8行12列;完成了Link-22...
【文章頁(yè)數(shù)】:84 頁(yè)
【學(xué)位級(jí)別】:碩士
【文章目錄】:
中文摘要
英文摘要
1 緒論
1.1 項(xiàng)目背景與意義
1.2 國(guó)內(nèi)外現(xiàn)狀綜述
1.3 論文內(nèi)容與結(jié)構(gòu)
2 Link-22數(shù)據(jù)鏈
2.1 TDMA結(jié)構(gòu)
2.2 Link-22數(shù)據(jù)鏈工作模式
2.2.1 定頻模式
2.2.2 跳頻模式
2.3 Link-22報(bào)文
2.3.1 F系列字結(jié)構(gòu)
2.3.2 報(bào)文功能
2.4 本章小結(jié)
3 Link-22數(shù)據(jù)鏈信號(hào)源的設(shè)計(jì)
3.1 Link-22數(shù)據(jù)鏈信號(hào)源的組成
3.2 加密技術(shù)
3.2.1 m序列原理
3.2.2 加密模塊FPGA設(shè)計(jì)
3.3 RS編碼
3.3.1 RS編碼原理
3.3.2 RS(96,76)編碼的FPGA實(shí)現(xiàn)
3.4 交織
3.4.1 塊交織原理
3.4.2 塊交織FPGA實(shí)現(xiàn)
3.5 時(shí)隙封裝
3.5.1 時(shí)隙封裝實(shí)現(xiàn)原理
3.5.2 時(shí)隙封裝FPGA實(shí)現(xiàn)
3.6 調(diào)制方式
3.6.1 成型濾波器
3.6.2 調(diào)制原理
3.6.3 調(diào)制實(shí)現(xiàn)
3.7 跳頻技術(shù)
3.7.1 跳頻原理
3.7.2 跳頻設(shè)計(jì)
3.8 控制單元
3.9 本章小結(jié)
4 硬件實(shí)現(xiàn)與測(cè)試
4.1 項(xiàng)目總體指標(biāo)
4.2 硬件設(shè)計(jì)
4.2.1 硬件原理圖與PCB
4.2.2 核心芯片介紹
4.3 項(xiàng)目指標(biāo)測(cè)試
4.3.1 調(diào)制方式測(cè)試
4.3.2 射頻步進(jìn)測(cè)試
4.3.3 跳頻測(cè)試
4.3.4 傳輸波形測(cè)試
4.4 測(cè)試分析
4.5 本章小結(jié)
5 總結(jié)與展望
致謝
參考文獻(xiàn)
附錄
A.作者在攻讀學(xué)位期間發(fā)表的論文及專利目錄
B.作者在攻讀學(xué)位期間參加的科研項(xiàng)目目錄
C.作者在攻讀學(xué)位期間獲獎(jiǎng)情況
本文編號(hào):3987908
【文章頁(yè)數(shù)】:84 頁(yè)
【學(xué)位級(jí)別】:碩士
【文章目錄】:
中文摘要
英文摘要
1 緒論
1.1 項(xiàng)目背景與意義
1.2 國(guó)內(nèi)外現(xiàn)狀綜述
1.3 論文內(nèi)容與結(jié)構(gòu)
2 Link-22數(shù)據(jù)鏈
2.1 TDMA結(jié)構(gòu)
2.2 Link-22數(shù)據(jù)鏈工作模式
2.2.1 定頻模式
2.2.2 跳頻模式
2.3 Link-22報(bào)文
2.3.1 F系列字結(jié)構(gòu)
2.3.2 報(bào)文功能
2.4 本章小結(jié)
3 Link-22數(shù)據(jù)鏈信號(hào)源的設(shè)計(jì)
3.1 Link-22數(shù)據(jù)鏈信號(hào)源的組成
3.2 加密技術(shù)
3.2.1 m序列原理
3.2.2 加密模塊FPGA設(shè)計(jì)
3.3 RS編碼
3.3.1 RS編碼原理
3.3.2 RS(96,76)編碼的FPGA實(shí)現(xiàn)
3.4 交織
3.4.1 塊交織原理
3.4.2 塊交織FPGA實(shí)現(xiàn)
3.5 時(shí)隙封裝
3.5.1 時(shí)隙封裝實(shí)現(xiàn)原理
3.5.2 時(shí)隙封裝FPGA實(shí)現(xiàn)
3.6 調(diào)制方式
3.6.1 成型濾波器
3.6.2 調(diào)制原理
3.6.3 調(diào)制實(shí)現(xiàn)
3.7 跳頻技術(shù)
3.7.1 跳頻原理
3.7.2 跳頻設(shè)計(jì)
3.8 控制單元
3.9 本章小結(jié)
4 硬件實(shí)現(xiàn)與測(cè)試
4.1 項(xiàng)目總體指標(biāo)
4.2 硬件設(shè)計(jì)
4.2.1 硬件原理圖與PCB
4.2.2 核心芯片介紹
4.3 項(xiàng)目指標(biāo)測(cè)試
4.3.1 調(diào)制方式測(cè)試
4.3.2 射頻步進(jìn)測(cè)試
4.3.3 跳頻測(cè)試
4.3.4 傳輸波形測(cè)試
4.4 測(cè)試分析
4.5 本章小結(jié)
5 總結(jié)與展望
致謝
參考文獻(xiàn)
附錄
A.作者在攻讀學(xué)位期間發(fā)表的論文及專利目錄
B.作者在攻讀學(xué)位期間參加的科研項(xiàng)目目錄
C.作者在攻讀學(xué)位期間獲獎(jiǎng)情況
本文編號(hào):3987908
本文鏈接:http://www.lk138.cn/kejilunwen/dianzigongchenglunwen/3987908.html
最近更新
教材專著