基于FPGA的FIR數(shù)字濾波器設(shè)計(jì)及實(shí)現(xiàn)
【文章頁(yè)數(shù)】:6 頁(yè)
【部分圖文】:
圖13數(shù)字濾波器的硬件調(diào)試結(jié)果圖(一)
現(xiàn)代電子技術(shù)2013年第36卷采集電路[3],如圖12所示。圖12測(cè)試電路原理框圖測(cè)試時(shí)把信號(hào)發(fā)生器設(shè)置好的輸入信號(hào)輸入到A/D,采樣得到的數(shù)據(jù)經(jīng)過(guò)FPGA,再通過(guò)USB與PC機(jī)相連,應(yīng)用QuartusⅡ中的SignalTapⅡ工具進(jìn)行實(shí)時(shí)檢測(cè),結(jié)果如圖13所示,其中,上面的波形....
圖14數(shù)字濾波器的硬件調(diào)試結(jié)果(二)
和14所示。圖13數(shù)字濾波器的硬件調(diào)試結(jié)果圖(一)5結(jié)語(yǔ)FIR數(shù)字濾波器在數(shù)字信號(hào)處理領(lǐng)域有著廣泛的使用,本文通過(guò)仿真和實(shí)時(shí)驗(yàn)證兩種方式實(shí)現(xiàn)了一種基于FPGA和DSPBuilder的FIR數(shù)字濾波器。先根據(jù)FIR濾波器的基本原理和結(jié)構(gòu)框圖搭建了濾波器的模型,再根據(jù)濾波器的性能指標(biāo)....
圖13數(shù)字濾波器的硬件調(diào)試結(jié)果圖(一)
現(xiàn)代電子技術(shù)2013年第36卷采集電路[3],如圖12所示。圖12測(cè)試電路原理框圖測(cè)試時(shí)把信號(hào)發(fā)生器設(shè)置好的輸入信號(hào)輸入到A/D,采樣得到的數(shù)據(jù)經(jīng)過(guò)FPGA,再通過(guò)USB與PC機(jī)相連,應(yīng)用QuartusⅡ中的SignalTapⅡ工具進(jìn)行實(shí)時(shí)檢測(cè),結(jié)果如圖13所示,其中,上面的波形....
圖14數(shù)字濾波器的硬件調(diào)試結(jié)果(二)
和14所示。圖13數(shù)字濾波器的硬件調(diào)試結(jié)果圖(一)5結(jié)語(yǔ)FIR數(shù)字濾波器在數(shù)字信號(hào)處理領(lǐng)域有著廣泛的使用,本文通過(guò)仿真和實(shí)時(shí)驗(yàn)證兩種方式實(shí)現(xiàn)了一種基于FPGA和DSPBuilder的FIR數(shù)字濾波器。先根據(jù)FIR濾波器的基本原理和結(jié)構(gòu)框圖搭建了濾波器的模型,再根據(jù)濾波器的性能指標(biāo)....
本文編號(hào):3983770
本文鏈接:http://www.lk138.cn/kejilunwen/dianzigongchenglunwen/3983770.html