中国韩国日本在线观看免费,A级尤物一区,日韩精品一二三区无码,欧美日韩少妇色

集成電路ESD靜電防護設計及閂鎖免疫研究

發(fā)布時間:2024-06-15 04:30
  隨著集成電路工藝的進步,CMOS集成電路規(guī)模不斷縮小以在同一區(qū)域封裝更多的晶體管來提高運行速度和性能,柵極氧化物尺寸也被縮小以增加晶體管的電流密度,這使得集成電路芯片愈發(fā)脆弱,ESD靜電放電造成的電子產品失效日漸顯著,嚴重惡化芯片的可靠性。因此,集成電路的ESD防護問題也越發(fā)受到國內外產業(yè)界和學術界的重視,越來越多的產業(yè)界和學術界的研究人員投入到集成電路的ESD防護設計領域進行了深入研究,ESD靜電防護也已經成為了半導體行業(yè)新的研究熱點。本文的主要研究方向是ESD防護設計中的抗閂鎖研究。文中介紹了ESD防護的相關基本理論和設計難點,基于多種不同的工藝制程及工作電壓完成了ESD保護器件的抗閂鎖設計,滿足了相關應用領域的防護設計要求。本文的主要工作和創(chuàng)新點總結如下:(1)針對先進工藝中常用到的LVTSCR維持電壓較低的問題,提出了一種具有低觸發(fā)電壓和高維持電壓的MLVTSCR器件。通過將LVTSCR的跨接N+區(qū)域分割,并在其中嵌入P+區(qū)域,可以有效提升MLVTSCR器件的維持電壓。其次,通過在NLVTSCR中引入PLVTSCR器件,構成了另一種新型ILVTSCR。通過在器件中引入一條新的電...

【文章頁數(shù)】:132 頁

【學位級別】:博士

【部分圖文】:

圖1-1引起集成電路失效的原因比例[2]

圖1-1引起集成電路失效的原因比例[2]

第一章緒論1第一章緒論1.1研究工作的背景與意義歷史上第一次發(fā)現(xiàn)靜電的是公元前600年左右的希臘人,他們注意到被毛發(fā)摩擦的琥珀能夠吸引其他輕的物體,然而在接下來的幾千年里并沒有對靜電有更多的發(fā)現(xiàn)。直到17世紀初和18世紀,吉爾伯特、富蘭克林和庫倫先后對靜電有了更進一步的研究[1]....


圖1-2集成電路在生產和系統(tǒng)應用各環(huán)節(jié)的ESD沖擊類型和防護措施[3]

圖1-2集成電路在生產和系統(tǒng)應用各環(huán)節(jié)的ESD沖擊類型和防護措施[3]

第一章緒論3第三是對集成電路應用在電子系統(tǒng)中時進行系統(tǒng)級防護,在電子系統(tǒng)中加入額外的分立ESD防護器件。由于片上ESD保護能力有限,為保證整個系統(tǒng)免受ESD應力的損傷,需要在電子系統(tǒng)中加入外部ESD元件,如瞬態(tài)電壓抑制器(TVS,TransientVoltageSuppresso....


圖1-3CMOS中l(wèi)atch-up路徑示意圖和等效電路

圖1-3CMOS中l(wèi)atch-up路徑示意圖和等效電路

大電流。這種大電流可能會導致電路故障甚至造成芯片被永久性破壞。Latch-up的防范是IC布局最重要的措施之一。隨著IC制造工藝的發(fā)展,芯片的封裝密度和集成度越來越高,單個芯片上的器件也越來越密集,寄生PNP和NPN的β值隨著距離的減小也越來越大,芯片產生latch-up的可能性....


圖2-1HBM模型[10]

圖2-1HBM模型[10]

電子科技大學博士學位論文10低到1kV。(a)(b)圖2-1HBM模型[10]。(a)等效電路;(b)電流波形2.1.2機器放電模型機器放電模型(MM)表征為積累了靜電荷的機器(如機械手臂)觸碰芯片時,該靜電荷由pin腳放電[11]。機器放電模型(MM)的工業(yè)標準為EIAJ-IC....



本文編號:3994929

資料下載
論文發(fā)表

本文鏈接:http://www.lk138.cn/shoufeilunwen/xxkjbs/3994929.html


Copyright(c)文論論文網All Rights Reserved | 網站地圖 |

版權申明:資料由用戶48aa2***提供,本站僅收錄摘要或目錄,作者需要刪除請E-mail郵箱bigeng88@qq.com